Datenblatt-pdf.com


Z8F4803 Schematic ( PDF Datasheet ) - Zilog

Teilenummer Z8F4803
Beschreibung Z8 Encore Microcontrollers
Hersteller Zilog
Logo Zilog Logo 




Gesamt 30 Seiten
Z8F4803 Datasheet, Funktion
Z8F640x, Z8F480x, Z8F320x,
Z8F240x, and Z8F160x
Z8 Encore!Microcontrollers
with Flash Memory and 10-Bit
A/D Converter
Product Specification
PS017610-0404
ZiLOG Worldwide Headquarters • 532 Race Street • San Jose, CA 95126-3432
Telephone: 408.558.8500 • Fax: 408.558.8300 • www.ZiLOG.com






Z8F4803 Datasheet, Funktion
Z8F640x/Z8F480x/Z8F320x/Z8F240x/Z8F160x
Z8 Encore!®
vi
Transmitting IrDA Data . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 96
Receiving IrDA Data . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 97
Jitter . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 98
Infrared Encoder/Decoder Control Register Definitions . . . . . . . . . . . . 98
Serial Peripheral Interface . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 99
Overview . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 99
Architecture . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 99
Operation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 100
SPI Signals . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 101
SPI Clock Phase and Polarity Control . . . . . . . . . . . . . . . . . . . . . 102
Multi-Master Operation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 104
Error Detection . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 105
SPI Interrupts . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 105
SPI Baud Rate Generator . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 105
SPI Control Register Definitions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 106
SPI Data Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 106
SPI Control Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 107
SPI Status Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 108
SPI Mode Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 109
SPI Baud Rate High and Low Byte Registers . . . . . . . . . . . . . . . 110
I2C Controller . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 111
Overview . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 111
Operation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 111
SDA and SCL Signals . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 111
I2C Interrupts . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 112
Start and Stop Conditions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 112
Writing a Transaction with a 7-Bit Address . . . . . . . . . . . . . . . . . 112
Writing a Transaction with a 10-Bit Address . . . . . . . . . . . . . . . . 114
Reading a Transaction with a 7-Bit Address . . . . . . . . . . . . . . . . 115
Reading a Transaction with a 10-Bit Address . . . . . . . . . . . . . . . 116
I2C Control Register Definitions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 118
I2C Data Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 118
I2C Status Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 118
I2C Control Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 119
I2C Baud Rate High and Low Byte Registers . . . . . . . . . . . . . . . 121
Direct Memory Access Controller . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 122
Overview . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 122
Operation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 122
DMA0 and DMA1 Operation . . . . . . . . . . . . . . . . . . . . . . . . . . . . 122
Configuring DMA0 and DMA1 for Data Transfer . . . . . . . . . . . . 123
PS017610-0404
Table of Contents

6 Page









Z8F4803 pdf, datenblatt
Z8F640x/Z8F480x/Z8F320x/Z8F240x/Z8F160x
Z8 Encore!®
x
List of Tables
Table 1.
Table 2.
Table 3.
Table 4.
Table 5.
Table 6.
Table 7.
Table 8.
Table 9.
Table 10.
Table 11.
Table 12.
Table 13.
Table 14.
Table 15.
Table 16.
Table 17.
Table 18.
Table 19.
Table 20.
Table 21.
Table 22.
Table 23.
Table 24.
Table 25.
Table 26.
Table 27.
Table 28.
Table 29.
Table 30.
Table 31.
Z8F640x Family Part Selection Guide . . . . . . . . . . . . . . . . 2
Z8F640x Family Package Options . . . . . . . . . . . . . . . . . . . 6
Signal Descriptions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 13
Pin Characteristics of the Z8F640x family . . . . . . . . . . . . 15
Z8F640x Family Program Memory Maps . . . . . . . . . . . . . 18
Z8F640x Family Data Memory Maps . . . . . . . . . . . . . . . . 19
Register File Address Map . . . . . . . . . . . . . . . . . . . . . . . . 20
Reset and STOP Mode Recovery Characteristics
and Latency . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 25
Reset Sources and Resulting Reset Type . . . . . . . . . . . . . . 26
STOP Mode Recovery Sources and Resulting Action . . . 29
Port Availability by Device and Package Type . . . . . . . . . 33
Port Alternate Function Mapping . . . . . . . . . . . . . . . . . . . 35
Port A-H GPIO Address Registers (PxADDR) . . . . . . . . . 37
GPIO Port Registers and Sub-Registers . . . . . . . . . . . . . . 37
Port A-H Control Registers (PxCTL) . . . . . . . . . . . . . . . . 38
Port A-H Data Direction Sub-Registers . . . . . . . . . . . . . . . 39
Port A-H Alternate Function Sub-Registers . . . . . . . . . . . 39
Port A-H Output Control Sub-Registers . . . . . . . . . . . . . . 40
Port A-H High Drive Enable Sub-Registers . . . . . . . . . . . 41
Port A-H Input Data Registers (PxIN) . . . . . . . . . . . . . . . . 42
Port A-H STOP Mode Recovery Source Enable
Sub-Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 42
Port A-H Output Data Register (PxOUT) . . . . . . . . . . . . . 43
Interrupt Vectors in Order of Priority . . . . . . . . . . . . . . . . 45
Interrupt Request 0 Register (IRQ0) . . . . . . . . . . . . . . . . . 48
Interrupt Request 1 Register (IRQ1) . . . . . . . . . . . . . . . . . 49
Interrupt Request 2 Register (IRQ2) . . . . . . . . . . . . . . . . . 50
IRQ0 Enable and Priority Encoding . . . . . . . . . . . . . . . . . 51
IRQ0 Enable High Bit Register (IRQ0ENH) . . . . . . . . . . 51
IRQ0 Enable Low Bit Register (IRQ0ENL) . . . . . . . . . . . 52
IRQ1 Enable and Priority Encoding . . . . . . . . . . . . . . . . . 52
IRQ1 Enable Low Bit Register (IRQ1ENL) . . . . . . . . . . . 53
PS017610-0404
List of Tables

12 Page





SeitenGesamt 30 Seiten
PDF Download[ Z8F4803 Schematic.PDF ]

Link teilen




Besondere Datenblatt

TeilenummerBeschreibungHersteller
Z8F4801Z8 Encore MicrocontrollersZilog
Zilog
Z8F4802Z8 Encore MicrocontrollersZilog
Zilog
Z8F4803Z8 Encore MicrocontrollersZilog
Zilog
Z8F480xZ8 Encore / Microcontrollers with Flash Memory and 10 Bit A/D ConverterZilog
Zilog

TeilenummerBeschreibungHersteller
CD40175BC

Hex D-Type Flip-Flop / Quad D-Type Flip-Flop.

Fairchild Semiconductor
Fairchild Semiconductor
KTD1146

EPITAXIAL PLANAR NPN TRANSISTOR.

KEC
KEC


www.Datenblatt-PDF.com       |      2020       |      Kontakt     |      Suche