|
|
Teilenummer | PEB4264 |
|
Beschreibung | (PEB326x / PEB426x) Dual Channel Slicofi-2 / Slic Duslic | |
Hersteller | Infineon Technologies Corporation | |
Logo | ||
Gesamt 30 Seiten Data Sheet, DS2, July 2000
DuSLIC
Dual Channel Subscriber Line
Interface Circuit
PEB 3264/-2 Version 1.2
PEB 4264/-2 Version 1.1
PEB 3265 Version 1.2
PEB 4265/-2 Version 1.1
PEB 4266 Version 1.1
Wired
Communications
Never stop thinking.
DuSLIC
Table of Contents
Page
3.8.3
3.8.4
3.8.5
3.9
3.10
3.10.1
3.11
Line Echo Cancelling (LEC) (only DuSLIC-E/-E2/-P) . . . . . . . . . . . . . . 69
Universal Tone Detection (UTD) (only DuSLIC-E/-E2/-P) . . . . . . . . . . . 70
MIPS Requirements for EDSP Capabilities . . . . . . . . . . . . . . . . . . . . . . 71
Message Waiting Indication (only DuSLIC-E/-E2/-P) . . . . . . . . . . . . . . . . 72
Three-party Conferencing (only DuSLIC-E/-E2/-P) . . . . . . . . . . . . . . . . . . 74
Conferencing Modes . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 75
16 kHz Mode on PCM Highway . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 76
4
4.1
4.2
4.3
4.4
4.5
4.5.1
4.5.2
4.6
4.7
4.7.1
4.7.2
4.7.3
4.7.3.1
4.7.3.2
4.7.3.3
4.7.3.4
4.7.3.5
4.8
4.8.1
4.8.1.1
4.8.1.2
4.8.2
4.8.2.1
4.8.2.2
4.8.2.3
4.8.2.4
4.8.2.5
4.8.2.6
4.8.2.7
4.8.2.8
4.8.2.9
4.8.2.10
4.8.2.11
4.8.2.12
Operational Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 78
Operating Modes for the DuSLIC Chip Set . . . . . . . . . . . . . . . . . . . . . . . . 78
Operating Modes for the DuSLIC-S/-S2 Chip Set . . . . . . . . . . . . . . . . . . . 82
Operating Modes for the DuSLIC-E/-E2 Chip Set . . . . . . . . . . . . . . . . . . . 84
Operating Modes for the DuSLIC-P Chip Set . . . . . . . . . . . . . . . . . . . . . . 86
Reset Mode and Reset Behavior . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 88
Hardware and Power On Reset . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 88
Software Reset . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 90
Interrupt Handling . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 92
Operating Modes and Power Management . . . . . . . . . . . . . . . . . . . . . . . . 93
Introduction . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 93
Power Dissipation of the SLICOFI-2x . . . . . . . . . . . . . . . . . . . . . . . . . . 94
Power Dissipation of the SLIC . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 95
Power Down Modes . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 95
Active Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 95
SLIC Power Consumption Calculation in Active Mode . . . . . . . . . . . 96
Ringing Modes . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 101
SLIC Power Consumption Calculation in Ringing Mode . . . . . . . . . 103
Integrated Test and Diagnosis Functions (ITDF) . . . . . . . . . . . . . . . . . . . 107
Introduction . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 107
Conventional Line Testing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 107
DuSLIC Line Testing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 107
Diagnostics . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 108
Line Test Capabilities . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 108
Integrated Signal Sources . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 108
Result Register Data Format . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 110
Using the Levelmeter Integrator . . . . . . . . . . . . . . . . . . . . . . . . . . . 110
DC Levelmeter . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 112
AC Levelmeter . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 117
Levelmeter Threshold . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 121
Current Offset Error Compensation . . . . . . . . . . . . . . . . . . . . . . . . . 122
Loop Resistance Measurements . . . . . . . . . . . . . . . . . . . . . . . . . . . 123
Line Resistance Tip/GND and Ring/GND . . . . . . . . . . . . . . . . . . . . 125
Capacitance Measurements . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 126
Line Capacitance Measurements Ring and Tip to GND . . . . . . . . . 129
Data Sheet 6 2000-07-14
6 Page DuSLIC
List of Figures
Page
Figure 85
Figure 86
Figure 87
Figure 88
Figure 89
Figure 90
Figure 91
Figure 92
Figure 93
Figure 94
Figure 95
Figure 96
Figure 97
Figure 98
Figure 99
Figure 100
Figure 101
Figure 102
Figure 103
Figure 104
Group Delay Distortion Receive and Transmit. . . . . . . . . . . . . . . . . . 353
Out-of-Band Signals at Analog Output (Receive) . . . . . . . . . . . . . . . 354
Out-of-Band Signals at Analog Input (Transmit) . . . . . . . . . . . . . . . . 355
Total Distortion Transmit (LX = 0 dBr) . . . . . . . . . . . . . . . . . . . . . . . . 356
Total Distortion Receive (LR = – 7 dBr) . . . . . . . . . . . . . . . . . . . . . . . 356
Total Distortion Receive (LR = 0 dBr) . . . . . . . . . . . . . . . . . . . . . . . . 357
MCLK / FSC-Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 360
PCM Interface Timing - Single-Clocking Mode . . . . . . . . . . . . . . . . . 361
PCM Interface Timing – Double-Clocking Mode . . . . . . . . . . . . . . . . 362
Microcontroller Interface Timing. . . . . . . . . . . . . . . . . . . . . . . . . . . . . 364
IOM-2 Interface Timing – Single-Clocking Mode . . . . . . . . . . . . . . . . 365
IOM-2 Interface Timing – Double-Clocking Mode . . . . . . . . . . . . . . . 366
Application Circuit, Internal Ringing (Balanced & Unbalanced) . . . . . 368
Typical Overvoltage Protection for SLIC-E/-E2 and SLIC-S . . . . . . . 369
Typical Overvoltage Protection for SLIC-P . . . . . . . . . . . . . . . . . . . . 370
Application Circuit, External Unbalanced Ringing . . . . . . . . . . . . . . . 372
Application Circuit, External Unbalanced Ringing for Long Loops. . . 373
DuSLIC Layout Recommendation . . . . . . . . . . . . . . . . . . . . . . . . . . . 375
PEB426x (SLIC-S/-S2, SLIC-E/-E2, SLIC-P). . . . . . . . . . . . . . . . . . . 376
PEB 3264, PEB 3264-2, PEB 3265 (SLICOFI-2x) . . . . . . . . . . . . . . . 377
Data Sheet 12 2000-07-14
12 Page | ||
Seiten | Gesamt 30 Seiten | |
PDF Download | [ PEB4264 Schematic.PDF ] |
Teilenummer | Beschreibung | Hersteller |
PEB4264 | (PEB326x / PEB426x) Dual Channel Slicofi-2 / Slic Duslic | Infineon Technologies Corporation |
PEB4265 | (PEB326x / PEB426x) Dual Channel Slicofi-2 / Slic Duslic | Infineon Technologies Corporation |
PEB4266 | (PEB326x / PEB426x) Dual Channel Slicofi-2 / Slic Duslic | Infineon Technologies Corporation |
Teilenummer | Beschreibung | Hersteller |
CD40175BC | Hex D-Type Flip-Flop / Quad D-Type Flip-Flop. |
Fairchild Semiconductor |
KTD1146 | EPITAXIAL PLANAR NPN TRANSISTOR. |
KEC |
www.Datenblatt-PDF.com | 2020 | Kontakt | Suche |